首页> 中文期刊> 《电子设计工程》 >一种单端10-bitSARADCIP核的设计

一种单端10-bitSARADCIP核的设计

         

摘要

本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1MS,s的10-bit单端逐次逼近型模数转换器。使用cadencespectre工具进行仿真,仿真结果表明.设计的D/A转换器和比较器等电路满足10-bitA/D转换的要求,逐次逼近A/D转换器可以正常工作。%A A 10-bit-l-MS/s single-ended successive approximation register (SAR) analog-to-digital converter (ADC) that uses a split capacitor array to optimize the digital-to-analog converter (DAC) is presented, increase speed and reduce switching energy when the digital signal to analog signal converting. The simulation results which use the cadence spectre show that the proposed digital-to-analog converter, eomparator and other circuits meet the requirements of the 10-bit analog-to-digital converter, the successive approximation register analog-to-digital converter can work successfully.

著录项

  • 来源
    《电子设计工程》 |2012年第13期|138-141|共4页
  • 作者单位

    吉林大学电子科学与工程学院集成光电子学国家重点联合实验室吉林大学实验区,吉林长春130012;

    吉林大学电子科学与工程学院集成光电子学国家重点联合实验室吉林大学实验区,吉林长春130012;

    吉林大学电子科学与工程学院集成光电子学国家重点联合实验室吉林大学实验区,吉林长春130012;

    吉林大学计算机科学与技术学院,吉林长春130012;

    吉林省建筑工程学院,吉林长春130118;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 场效应型;
  • 关键词

    D/A转换器; 逐次逼近; 低功耗; 单端; 二进制加权电容;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号