首页> 中文期刊> 《计算机应用》 >图像中值滤波硬件算法及其在FPGA中的实现

图像中值滤波硬件算法及其在FPGA中的实现

         

摘要

研究了一种适于硬件并行处理的基于统计比较的图像中值滤波算法,并用VHDL硬件开发语言在X ilinx公司的现场可编程门阵列(FPGA)上实现,给出了整个硬件系统的构造方法。仿真结果说明了该算法满足实时性要求,取得了良好的滤波效果,适用于图像采集与预处理系统中。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号