首页> 中文期刊> 《雷达与对抗》 >基于FPGA的宽带ADC采集系统的设计与实现

基于FPGA的宽带ADC采集系统的设计与实现

         

摘要

针对宽带采集系统设计中的时钟抖动、高速ADC电路、高速数据缓存和高速数据传输等问题,阐述了一种基于FPGA为主控芯片、DDRII作为缓存模块、采样速率为500 MHz的宽带ADC数据采集系统的设计与实现.分析了各部分对采集系统的影响和在设计中需要注意的问题.对设计的系统进行了性能测试.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号