...
首页> 外文期刊>Pomiary Automatyka Kontrola >Zintegrowany odbiornik cyfrowy spektrometru EPR
【24h】

Zintegrowany odbiornik cyfrowy spektrometru EPR

机译:EPR光谱仪的集成数字接收器

获取原文
获取原文并翻译 | 示例
           

摘要

The paper describes a design of an integrated digital receiver for the Electron Paramagnetic Resonance spectrometer. The design, based on a SoC technology, utilizes the PowerPC processor embedded in the Virtex-II Pro FPGA. Description shortly introduces an experimental environment, focusing on interesting FPGA design issues. Two concepts of the device are presented. The first one was developed with the use of DSP, and another includes an embedded microprocessor. The design of FPGA includes a digital interface for fast, 800Msps analog-to-digital converter. Another important part of the design is a digital signal preprocessing unit, allowing fast, multiple data accumulation for separation weak signals from the noise. There are also given some details on construction of dual-ported accumulation buffers, accumulation controller and clocking system. Additionally the unit provides some means to control the remaining part of a measurement device as well as the pulse stimulation generator. The receiver was implemented and tested in XC2V1000 FPGA. Further the paper describes construction of an embedded microprocessor system, including PowerPC 405 processor, bus arbiter, memory and memory controller and, finally, the EPR digital receiver emulator. This part of design was implemented on a ADM_XRC prototyping board, utilizing XC2VP7 FPGA, and controlled by a GUI application. Finally, some results of experiments, proving the measurement quality of the whole device is presented, followed by the processing time estimation.%W pracy przedstawiono koncepcję zintegrowanego, cyfrowego odbiornika spektrometru EPR (elektronowego rezonansu paramagnetycznego), przeznaczoną do realizacji w technologii SoC na platformie Virtex-II Pro. Krótko opisano środowisko eksperymentu EPR, skupiając się na interesujących aspektach projektu, m.in. wykorzystaniu wbudowanego procesora. Zaprezentowano budowę całego systemu przetwarzania danych, składającego się z: interfejsu szybkiego przetwornika analogowo-cyfrowego, jednostki wstępnego przetwarzania (akumulacji) danych oraz wbudowanego procesora PowerPC 405, realizującego końcową obróbkę danych. Omówiono interesujące szczegóły konstrukcyjne interfejsu przetwornika, strukturę bloku wstępnej akumulacji danych, blok sterownika oraz podsystem sygnałów zegarowych. Przedstawiono także architekturę nadrzędnego systemu procesorowego, opartego na mikroprocesorze PowerPC. Opisano metodologię i wykorzystane narzędzia projektowe, jak również sposób weryfikacji układu i wyniki testów.
机译:本文介绍了一种用于电子顺磁共振波谱仪的集成数字接收器的设计。该设计基于SoC技术,利用了Virtex-II Pro FPGA中嵌入的PowerPC处理器。 Description简短介绍了一个实验环境,重点关注有趣的FPGA设计问题。介绍了设备的两个概念。第一个是使用DSP开发的,另一个包括嵌入式微处理器。 FPGA的设计包括用于快速800Msps模数转换器的数字接口。该设计的另一个重要部分是数字信号预处理单元,它可以进行快速的多次数据累加,以将微弱的信号与噪声分离。还提供了有关双端口累加缓冲器,累加控制器和时钟系统的构造的一些详细信息。另外,该单元提供了一些手段来控制测量设备以及脉冲刺激发生器的其余部分。该接收器已在XC2V1000 FPGA中实现并经过测试。此外,本文还描述了嵌入式微处理器系统的构造,包括PowerPC 405处理器,总线仲裁器,存储器和存储器控制器,以及最后的EPR数字接收器仿真器。设计的这一部分是在ADM_XRC原型板上使用XC2VP7 FPGA实施的,并由GUI应用程序控制。最后,给出了一些实验结果,证明了整个设备的测量质量,然后给出了处理时间估算。%W pracy Virtex-II Pro。 EPR的Krótkoopisanośrodowiskoeksperymentu EPR,s.pipi.ch.interesującychaspektach projektu,m.in。 wykorzystaniu wbudowanego procesora。 Zaprezentowanobudowęcałegosystemu przetwarzania danych,składającegosięz:interfejsu szybkiego przetwornika Analogowo-cyfrowego,jednostkiwstępnegoprzetwarzania(akumulacji)danychproęgocewócanceanaPC,nynychproazwócečanaPC,nynychproazwócečanePC, Omówionointeresująceszczegółykonstrukcyjne interfejsu przetwornika,strukturęblokuwstępnejakumulacji danych,blok sterownika oraz podsystemsygnałówzegarowyy。在PowerPC上运行Przeedstawiono应用程序,然后在PowerPC上运行。 Opisanometodologięi wykorzystanenarzędziaprojektowe,jakrównieżsposóbweryfikacjiukładu和wynikitestów。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号