...
首页> 外文期刊>電子情報通信学会技術研究報告. コンピュ-タシステム. Computer Systems >インターコネクトを対象としたFPGAの高速·低消費電力化の検討
【24h】

インターコネクトを対象としたFPGAの高速·低消費電力化の検討

机译:检查用于互连的FPGA的高速和低功耗

获取原文
获取原文并翻译 | 示例
           

摘要

FPGAの性能(面積,動作速度,消費電力)はインターコネクトにより大きく決定される.インターコネクトではプログラマブルなスイッチが多数使用されており,それが信号の伝搬遅延時間を増大させる原因となっている.また,スイッチの寄生容量により,インターコネクトで消費される電力もスイッチに起因するところが大きい.そこで,本研究ではFPGAのインターコネクトに着目してFPGAの性能を向上させることを検討した.まず,スイッチの遅延時間とスイッチで消費する電力との間にはトレードオフ関係が存在することを示す.そして,これらを柔軟に両立させるために,高速モードと低消費電力モードを選択することができるスイッチの構造を提案し,その性能を評価した.
机译:FPGA的性能(面积,运行速度,功耗)在很大程度上取决于互连。互连中使用了许多可编程开关,这导致信号传播延迟时间增加。另外,由于开关的寄生电容,互连所消耗的功率也很大程度上由开关引起。因此,在本研究中,我们专注于FPGA的互连,并研究了如何提高FPGA的性能。首先,我们证明了开关的延迟时间与开关所消耗的功率之间存在折衷关系。然后,为了灵活地平衡它们,我们提出了一种可以选择高速模式和低功耗模式的开关结构,并对其性能进行了评估。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号