...
首页> 外文期刊>トランジスタ技術 >Piレシーバ処理ブロック②CICフィルタ③データ出力タイミング調整バッファ
【24h】

Piレシーバ処理ブロック②CICフィルタ③データ出力タイミング調整バッファ

机译:PI接收器处理块2 CIC滤波器3数据输出定时调整缓冲器

获取原文
获取原文并翻译 | 示例
           

摘要

Piラジオのブロック図(ディジタル部のみ)を図1に示します.A-Dコンバータから出力されたデータはまずFPGA(写真1)に入ります.FPGAはField-Programmable Gate Aarayの略で,プログラマブルな大規模ディジタルICです.ソフトウェア無線では,内部回路を書き換えられるFPGA部分もソフトウェアの一部のように考えます.FPGAでは,どA-Dコンバータから出てくるデータを必要な部分だけ抽出します.受信に必要な帯域だけ取り出してロー·パス·フィルタをかけつつサンプリング·レートを変換したり,画面表示に合わせて連続データの一部を切り取ったりします.
机译:图1显示了PI无线电(仅限数字部分)的框图。 A-D转换器的数据首先进入FPGA(照片1)。 FPGA是用于现场可编程门Aaray的缩写,可编程大规模数字IC。 软件无线考虑重写内部电路的FPGA部分也被认为是软件的一部分。 在FPGA中,仅提取来自A-D转换器的数据。 仅在将低路径滤波器放置的同时接收和转换采样率所需的频带,或根据屏幕显示剪下连续数据的一部分。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号