首页> 外文期刊>Journal of Low Power Electronics >A Novel Low Power Oriented Design Methodology for Analog Blocks
【24h】

A Novel Low Power Oriented Design Methodology for Analog Blocks

机译:模拟块的新型低功耗设计方法

获取原文
获取原文并翻译 | 示例
           

摘要

In this paper, an automated design methodology that addresses power management of analog blocks is proposed. This method focuses on automatic determination of design parameters in analog blocks, under specific power constraints. This methodology is based on analog circuits' mathematical models. These models are generated using a "Design Of Experiment" (DOE) technique. The DOE technique takes as input electrical simulation results of a given circuit with different component geometries. DOE generates polynomial equations of the circuits' outputs including the circuit consumption currents. Using these equations and according to a given design specifications, the methodology provides the most suitable design parameter values to minimize the power consumption.
机译:在本文中,提出了一种解决模拟块电源管理的自动设计方法。 该方法侧重于在特定功率约束下自动确定模拟块中的设计参数。 该方法基于模拟电路的数学模型。 使用“实验设计”(DOE)技术产生这些模型。 DOE技术作为具有不同组件几何形状的给定电路的输入电气仿真结果。 DOE产生电路输出的多项式方程,包括电路消耗电流。 使用这些方程和根据给定的设计规范,该方法提供了最合适的设计参数值,以最大限度地减少功耗。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号