首页> 中国专利> 综合时间因素和空间因素的FPGA任务放置方法

综合时间因素和空间因素的FPGA任务放置方法

摘要

本发明公开了一种综合时间因素和空间因素的FPGA任务放置方法。本发明首先将FPGA及在FPGA上执行的任务抽象成具有一定长度和宽度的矩形块。然后对每个新到达的任务均记录两个时间属性,即,到达FPGA的时刻(简称到达时刻)、在FPGA内执行的时间(简称执行时间)。最后,通过综合考虑任务的到达时刻、执行时间和任务与空闲块的空间匹配,设计代价函数为任务选择合适的放置位置。本发明综合考虑了任务与空闲块在空间上和时间上的重叠长度,使得任务紧凑地放置在FPGA内,从而减少了FPGA内的空闲碎片空间,提高了FPGA的空间利用率。

著录项

  • 公开/公告号CN102760187B

    专利类型发明专利

  • 公开/公告日2015-05-27

    原文格式PDF

  • 申请/专利权人 上海大学;

    申请/专利号CN201210201498.9

  • 发明设计人 陈雪;高英虎;张隽丰;

    申请日2012-06-19

  • 分类号

  • 代理机构上海上大专利事务所(普通合伙);

  • 代理人何文欣

  • 地址 200444 上海市宝山区上大路99号

  • 入库时间 2022-08-23 09:26:07

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-06-04

    未缴年费专利权终止 IPC(主分类):G06F 17/50 授权公告日:20150527 终止日期:20180619 申请日:20120619

    专利权的终止

  • 2015-05-27

    授权

    授权

  • 2015-05-27

    授权

    授权

  • 2012-12-26

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20120619

    实质审查的生效

  • 2012-12-26

    实质审查的生效 IPC(主分类):G06F 17/50 申请日:20120619

    实质审查的生效

  • 2012-10-31

    公开

    公开

  • 2012-10-31

    公开

    公开

查看全部

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号