Fujitsu Limited, Semiconducter Group, Kawasaki, Japan;
机译:使用通用基本阵列设计的具有模拟/数字宏的1.5μmCMOS门阵列
机译:使用CMOS门阵列基本单元的高密度RAM / ROM宏:降低设计成本的分层验证技术
机译:低成本0.44μmBiCMOS门阵列上的622 MHz低功耗CML嵌入式宏设计
机译:CMOS低压低功耗无线IC设计的现状和趋势
机译:低于100nm CMOS和低于70nm完全自对准双栅极CMOS的钨/硅锗/硅凸起单源/漏极的设计,制造和表征
机译:用于空间光通信的CMOS光脉冲接收器单元阵列的设计与实现
机译:脉冲宽度控制的CMOS激光二极管脉冲脉冲和用于漫射光学器件的延时时间分辨的SPAD阵列收发器芯片
机译:探测器II的设计:用于研究并发错误检测技术的CmOs门阵列