首页> 中文学位 >BiCMOS工艺25Gb/s自适应连续时间均衡器设计
【6h】

BiCMOS工艺25Gb/s自适应连续时间均衡器设计

代理获取

目录

声明

摘要

第1章 绪论

1.1 课题的研究背景与意义

1.2 国内外研究现状

1.3 工艺的选择

1.4 设计指标

1.5 论文的结构安排

第2章 信道特性

2.1 概述

2.2 信道特性

2.2.1 低通特性

2.2.2 信号反射和回波损耗

2.2.3 串扰

2.2.4 噪声

2.3 通信系统基本特性

2.3.1 随机二进制序列

2.3.2 眼图

2.3.3 噪声及误码率

2.3.4 带宽

2.4 本章小结

第3章 均衡器设计的基础理论

3.1 均衡器概述

3.2 发送端均衡器

3.2.1 预加重

3.2.2 去加重

3.3 接收端均衡器

3.3.1 前馈均衡器

3.3.2 判决反馈均衡器

3.3.3 模拟均衡器

3.4 本章小结

第4章 自适应连续时间均衡器的设计

4.1 系统结构

4.2 频谱均衡原理

4.3 系统稳定性分析

4.4 均衡滤波器的设计

4.5 功率检测电路的设计

4.5.1 功率检测方式

4.5.2 功率检测电路

4.6 V/I转换电路的设计

4.6.1 耦合差分对电路

4.6.2 电流镜

4.7 驱动电路

4.7.1 限幅放大器

4.7.2 输出缓冲

4.8 版图设计与后仿真

4.8.1 版图设计

4.8.2 后仿真

4.9 本章小结

第5章 芯片测试方案

5.1 总体版图和管脚说明

5.2 测试方案

5.3 本章小结

第6章 总结与展望

6.1 总结

6.2 展望

参考文献

致谢

攻读硕士学位期间发表的论文

展开▼

摘要

目前,高速串行数据I/O接口和光纤通信系统传输速率已经超过10Gb/s,并且呈现持续增长的趋势,同时硅工艺的发展给超高速系统的可持续发展提供了可能性,然而,信道的影响却成了数据速率继续提升的障碍之一。由于信道的有限带宽,实际的信道表现为低通系统,因此造成了码间串扰。为了消除码间串扰,已经出现了多种类型的均衡器,其中主要包括数字和离散时间均衡器。然而尽管存在多种可以减小码间串扰的优化算法,数字和离散时间均衡器只能工作于相对较低的速率,且功耗相对较大。因此,本文主要设计一种自适应连续时间均衡器。
  本文详细讨论了码间串扰的产生机理,并分析了各种结构均衡器的优劣,之后重点阐述了自适应连续时间均衡器的设计和实现。本文基于IBM8HP0.13μm BiCMOS工艺,为高速光纤通信系统设计并实现了一种工作于25Gb/s速率的自适应连续时间均衡器。均衡器电路可用于光接收机之后,用来消除信道产生的码间串扰。电路主要由均衡滤波器、自适应电路和驱动电路三个部分组成。均衡滤波器的核心采用退化电容结构,同时具有一个自适应电路,通过频谱均衡技术,比较均衡后信号的高、低频分量的功率,自动调整均衡滤波器增益曲线,对信道进行补偿。
  最终设计的25Gb/s均衡器版图面积为0.25mm(450μm×500μm)。后仿真结果表明,自适应连续时间均衡器可以工作在25Gb/s的速率。上述研究工作为采用BiCMOS工艺设计高速自适应连续时间均衡器积累了经验,同时也为我国具有自主知识产权的集成电路的自行研发做出了一些贡献。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号