首页> 中文期刊> 《通信技术》 >嵌入式UART的设计及FPGA验证

嵌入式UART的设计及FPGA验证

         

摘要

随着微电子技术的发展,IP核成为SOC IC设计技术的关键;UART(通用异步收发器)作为输入/输出系统中重要的基本组成部分,设计其IP核并嵌入SOC系统中具有十分重要的应用意义.采用自上而下的设计方法,设计系统各模块并集成、仿真,最后在Xilinx ISE 9.1i开发环境下进行了综合、仿真和FPGA器件下载进行硬件实现、验证.结果表明设计正确,功能稳定、可靠.UART IP核能很好的应用到SOC中去,具有很高的使用价值.

著录项

  • 来源
    《通信技术》 |2012年第1期|150-153|共4页
  • 作者

    朱勤; 钱敏; 杨翠军; 朱静;

  • 作者单位

    苏州大学电子信息学院微电子系,江苏苏州215006;

    苏州工业职业技术学院,江苏苏州215104;

    苏州大学电子信息学院微电子系,江苏苏州215006;

    苏州大学电子信息学院微电子系,江苏苏州215006;

    苏州工业职业技术学院,江苏苏州215104;

    苏州大学电子信息学院微电子系,江苏苏州215006;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP273.1;
  • 关键词

    RS232; 片上系统; UART IP核; 状态机; 现场可编程门阵列;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号