首页> 中文期刊> 《电子技术与软件工程》 >一种基于UVM的FPGA通用可配置UART协议的验证方法

一种基于UVM的FPGA通用可配置UART协议的验证方法

         

摘要

本文介绍一种基于UVM的FPGA通用可配置UART协议的验证方法。该验证方法利用UVM验证平台结构和验证思想完成UART协议验证的整体框架;通过设置一个UART配置类,封装UART协议全部参数信息,并通过UVM提供的config—db机制,将UART协议参数信息发送给驱动器、监视器和记分板等平台相关部件。顶层实例化时,用户只需要根据待测UART的协议要求,设置相应的波特率、数据位、停止位、校验方式等参数信息,便可以实现一个通用的参数可配置的UART协议FPGA验证平台。

著录项

  • 来源
    《电子技术与软件工程》 |2017年第13期|P.159-159|共1页
  • 作者

    习建博123;

  • 作者单位

    [1]中国电子科技集团第三十八研究所,安徽省合肥市230088 [2]数字阵列技术重点实验室,安徽省合肥市230088 [3]智能情报处理重点实验室,安徽省合肥市230088;

    [1]中国电子科技集团第三十八研究所,安徽省合肥市230088 [2]数字阵列技术重点实验室,安徽省合肥市230088 [3]智能情报处理重点实验室,安徽省合肥市230088;

    [1]中国电子科技集团第三十八研究所,安徽省合肥市230088 [2]数字阵列技术重点实验室,安徽省合肥市230088 [3]智能情报处理重点实验室,安徽省合肥市230088;

  • 原文格式 PDF
  • 正文语种 CHI
  • 中图分类 总线、通道;
  • 关键词

    UART UVM 仿真验证 验证方法学;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号