首页> 中文期刊> 《电子技术与软件工程》 >基于FPGA的最佳精度定点加法器的设计与实现

基于FPGA的最佳精度定点加法器的设计与实现

         

摘要

本文拟利用Field-Programmable Gate Array(简称FPGA)技术设计和实现精度最佳的16点加法器,在算法不完善的情况下,总结其优缺点,在对其代码进行优化的基础上,提出了一种更经济的逻辑门单元最佳精确点加法器。主要采用VHDL语言,在通用FPGA中,主要实现16位定点的添加,保证了数值计算的最佳精度,不仅计算速度快,芯片利用率高,同时保证了输入和输出在16位宽的基础上,保证了输出数据的最佳精度。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号