首页> 中文期刊> 《探测与控制学报》 >低功耗、高可靠性PC/104总线控制器设计

低功耗、高可靠性PC/104总线控制器设计

         

摘要

通过对PC/104总线协议的分析,提出相应总线控制器的设计方法。基于面向航空领域应用所具备的特殊要求以及SoC系统的特点,对设计的可靠性及功耗方面做出改进,包括对关键信号的去噪音处理;为从已陷入长等待的状态恢复至正常模式而加入的延时等待逻辑;门控时钟被采用以作为正常工作模式与睡眠工作模式的切换;对主要功耗部分状态机进行优化编码。使用FPGA测试结果表明,该PC/104总线控制器设计安全可靠,功耗低,可以很好地支持大部分PC/104总线设备。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号