首页> 中文期刊> 《电讯技术》 >基于FPGA的八通道高速ADC的时序设计

基于FPGA的八通道高速ADC的时序设计

         

摘要

According to the characteristics of high-speed serial data in eight-channel sampler AD9252,a method which is based on time constraint of FPGA is presented. In this method,the Xilinx FPGA is used to receive the sampling serial data. In order to achieve the setup time and hold time of serial-parallel conver-sion,the digital clock management( DCM) module,location constraints and Planahead are used. The de-sign is verified by functional and timing test. Because the method is suitable for high-end and low-end FP-GA,the flexibility of system is improved.%针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和保持时间的要求,实现并行数据的正确输出。最后通过功能测试和时序测试,验证了设计的正确性。此方法可适用于高端和低端FPGA,提高了系统设计的灵活性,降低了系统的成本。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号