首页> 中文学位 >基于ADSP21160的高速实时并行信号处理系统设计与研制
【6h】

基于ADSP21160的高速实时并行信号处理系统设计与研制

代理获取

目录

文摘

英文文摘

第一章绪论

1.1数字信号处理技术的背景与发展

1.1.1数字信号处理的发展历程

1.1.2数字信号处理的实现方法

1.1.3 DSP芯片的特点

1.1.4 DSP系统的构成

1.1.5 DSP的发展趋势

1.2 ADSP21160在国内外研究概况、水平和发展趋势

1.3本论文的主要研究工作以及论文的构成

第二章ADSP21160的并行信号处理系统的技术要求

2.1基本理论算法——正交波束形成

2.2正交波束形成算法的运算量的估计

2.3 ADSP21160的并行信号处理系统技术指标

2.4本章小结

第三章ADSP21160处理器的性能特点和系统整体设计方案

3.1并行信号处理系统中央处理器的选型

3.2 ADSP21160的性能特点

3.3基于ADSP21160的并行信号处理系统整体方案设计

3.4本章小节

第四章ADSP21160的软件开发平台VisualDSP++特点

4.1 VisualDSP++的主要特点

4.2 VisualDSP++应用程序开发流程

4.2.1定义系统文件

4.2.2开发程序代码

4.2.3验证程序代码

4.3 ADSP21160的软件设计方法

4.3.1完全C语言开发

4.3.2完全用汇编语言开发

4.3.3用C语言和汇编语言混合编程开发

4.4软件设计中使用的算法

4.4.1程序设计中查表法的考虑和使用

4.4.2程序的SIMD的运行模式

4.4.3库函数的直接调用

4.5软件设计中的优化方法

4.5.1计算表格化

4.5.2减少判断转移

4.5.3 DSP环境中的进一步优化

4.6应用程序设计示例

4.6.1程序设计过程

4.6.2应用程序的调试

4.7本章小结

第五章ADSP21160的并行信号处理系统的设计

5.1并行信号处理系统各个功能模块的原理设计

5.1.1中央处理器

5.1.2 ADC的选取和工作方式

5.1.3外部静态存储器(SRAM)

5.1.4 DSP的程序加载方式

5.1.5仿真接口 JTAG设计

5.1.6多处理器电源配置

5.2并行信号处理系统PCB板设计

5.2.1元器件布局

5.2.2信号线布线设计

5.2.3 PCB板的通孔

5.3并行信号处理系统的要求及处理能力分析

5.4本章小节

第六章ADSP21160的并行信号处理系统的研制和测试

6.1并行信号处理系统硬件各个功能模块的调试和测试结果

6.1.1电源部分调试和测试结果

6.1.2并行信号处理系统的时钟电路测试

6.1.3前端运算放大器的测试

6.1.4 JTAG口测试

6.1.5存储器测试

6.1.6 ADC测试

6.1.7 DSP控制线测试

6.2并行信号处理系统的软件设计与测试

6.2.1 VisualDSP++仿真环境设置

6.2.2 VisualDSP++仿真环境下软件设计

6.3并行信号处理系统整机调试及测试

6.4本章小结

第七章全文总结

攻读硕士学位期间发表的学术论文

致 谢

参考文献

西北工业大学学位论文知识产权声明书及西北工业大学学位论文原创性声明

展开▼

摘要

本文深入研究了基于ADSP21160的多DSP处理器的高速实时并行信号处理系统的设计方法及其实现,并对应用于多目标高分辨估计和水声通信中的波束形成算法进行了理论分析.按照该系统的技术指标,重点研究了实现高速实时并行信号处理系统的设计和调试问题.此高速实时并行信号处理系统可对多个阵元接收到的信号进行多通道同步采样和数据分割处理,在不同的应用背景下,应用不同的算法实现多目标高分辨参数估计和多目标跟踪,以及水声通信中数据的高速实时处理.实验表明,此并行信号处理系统具有良好的性能,达到了技术设计要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号