代码优化
代码优化的相关文献在1986年到2022年内共计251篇,主要集中在自动化技术、计算机技术、无线电电子学、电信技术、教育
等领域,其中期刊论文185篇、会议论文18篇、专利文献114223篇;相关期刊126种,包括科技风、科技致富向导、电视技术等;
相关会议18种,包括洛阳惯性技术学会2013年学术年会、中国系统仿真学会2010年学术年会、2010年全国理论计算机科学学术年会等;代码优化的相关文献由474位作者贡献,包括M·阿布达拉、何积丰、卜祥兴等。
代码优化—发文量
专利文献>
论文:114223篇
占比:99.82%
总计:114426篇
代码优化
-研究学者
- M·阿布达拉
- 何积丰
- 卜祥兴
- 史建琦
- 方徽星
- 李昂
- 杜嵩
- 黄滟鸿
- 吴永
- 张红祥
- 沈国华
- 沈桂芬
- 贺前华
- 颜昌学
- L·巴克
- M·沃斯特
- U·赫尔茨勒
- 付萍萍
- 任浩琪
- 侯锐
- 倪晓军
- 凯姆·拉吉
- 刘东升
- 刘焕彬
- 卜磊
- 吴俊
- 吴俊军
- 周小丽
- 周明明
- 周淑芳
- 周艳明
- 奥恩德·卡派特
- 姚庆栋
- 孙文彬
- 孙正雅
- 常睿
- 干宗良
- 张华
- 张志峰
- 张怡
- 张浩
- 张磊
- 房鼎益
- 朱喜林
- 朱梓源
- 朱秀昌
- 李俊峰
- 李健
- 李宣东
- 李广宏
-
-
张亚琳;
李浩;
胡骁;
梁卓;
潘彦鹏
-
-
摘要:
由于5G通信场景具有大带宽、低延迟、海量流量和多样性等特征, 5G业务由传统基站承载转向数据中心部署已成为趋势.为给出5G应用在数据中心的部署建议,以开源OpenLTE作为其代表性benchmark进行分析,由于开源的OpenLTE性能很差,在性能分析时不能反映真实场景和行为特征,因此首先根据通用处理器的特点对其代码进行了优化,取得了2.5倍性能加速比;在此基础上结合处理器特征分析应用执行行为,其主要特点为:5G下行过程物理层处理流程是计算密集的,最高端口利用率90%,访存不密集,程序响应时间极短;最后结合通用处理器独特参数(多核、SMT和Turbo Boost等)分析应用在并发场景下的行为表现,并以提升数据中心资源率为目的给出部署建议, 5G应用的强实时性使其只能以独占机器方式运行,其内部并发体之间对共享缓存和访存带宽竞争小而对执行部件竞争激烈,可采用并发量不多于处理器核数方式部署,同时TurboBoost的影响不可忽视.
-
-
何颂颂;
彭飞;
林传文;
陶剑文
-
-
摘要:
基于龙芯处理器的体系结构和指令系统,提出代码级和指令级优化方案,提升龙芯系列计算机的图像编码和解码速度。分析Libjpeg编解码算法的并行特性,重复使用龙芯处理器的SIMD加速硬件资源进行数据级并行优化。实验结果表明,JPEG编码速率提高70%左右,解码速率提高200%以上。工作成果已经提交到Libjpeg-turbo的主分支,极大改善了国产龙芯系列计算机中多媒体相关应用的用户体验。
-
-
王峰;
阎娟;
张浩军
-
-
摘要:
针对“编译原理”课程中的代码优化,文章简要介绍了相关原理,总结了分类方法及相关优化技术,以图像模式识别工程中的彩色图像转换为灰度图像为例,重点探讨了相关编译优化知识在实际工程中的应用。通过基于实际应用的实践教学,加深了学生对编译优化知识的理解,提高了学生的编程能力,增强了学生对“编译原理”课程重要性的认识,调动了学生的学习积极性和主动性。
-
-
彭华仁;
吕天志
-
-
摘要:
扫描速度是无线电监测接收机的一项重要指标,扫描速度越高代表着监测接收机性能越高.为提高监测接收机的扫描速度,本文从扫描流程优化、多线程并行数据处理、软件代码优化等三个方面进行了重点设计,并将这些设计技术成功应用到了某国产手持式监测接收机中,取得了良好的效果.
-
-
薛亚;
朱娅晶
-
-
摘要:
在嵌入式系统的应用过程中,对于应用软件有着非常高的要求.在对嵌入式系统进行C语言开发的过程中,务必要注意对程序代码的优化操作,通过该方法的应用能够有效提升代码的运行效率,促进代码的执行质量.虽然在一定程度上C编译器能够为代码提供一定的优化服务与帮助,但是从本质上来分析,C编译器为其提供的优化技术仅仅能做到速度和代码量的平衡.而无法实现提高代码运行效率以及促进代码执行质量.针对这一问题,有效的解决方法是:设计一个有效又快,且能够实现代码执行速度和代码量有效平衡的系统结构.研究将针对这一内容对其进行分析,并提出如何有效优化C代码的方法与措施.
-
-
-
-
-
张磊;
陈程
-
-
摘要:
反编译技术作为一种静态的软件逆向分析方法,在代码理解、系统维护和网络安全等方面都有着很重要的应用价值.文章通过研究编译器对指令习语的优化方法,提出了反编译中指令习语的识别方法.指令习语识别方法是基于汇编级控制流图,以指令习语对应的汇编指令操作码序列作为识别特征,通过构建指令习语模板库,实现了对指令习语的识别.
-
-
李继红
-
-
摘要:
本文从应用管理者的角度,以龙岩市全流程网上办事统一平台应用为例,运用性能监控系统,通过周期监测,从客户端的用户体验到服务器端的应用监控,从源头上找出了影响应用性能的原因,帮助应用开发者优化系统架构、数据库、代码等设计,使用者提升用户体验,取得了较好的成效.
-
-
-
-
-
-
周艳明;
李继庚;
刘焕彬
- 《中国造纸学会涂布加工纸专业委员会第十五届学术年会暨广东省造纸学会2009年学术年会》
| 2009年
-
摘要:
为提高IAPWS-IF97(2007.8修订版)的计算速度和精度,用面向对象的方法实现了水和水蒸汽热力性质的软件并用代码优化的方法对其计算模型进行了优化。优化的关键方法是用合并已知量、代数变换、删除公共子表达式、代码外提、强度削弱对其1、2、3区的基本方程、导出方程和反推方程进行优化。关键在于用强度削弱的方法对它们的幂运算进行优化。给出了优化规则和相应的优化算法。优化后,运算次数平均减少2.42倍,计算速度平均提高5.63倍。通过在造纸工业中的应用,表明优化后的程序具有计算速度更快、精度更高和提高了边界一致性的优点。
-
-
Xie Dai-hua;
谢代华
- 《电子科技大学电子科学技术研究院第三届学术交流会》
| 2007年
-
摘要:
介绍了G.729语音编码器算法和定点数字信号处理芯片TMS320DM642,重点讨论了低速率语音编码器的算法优化及其在TMS320DM642上实现过程中代码优化方法.采用了定点数字信号处理器芯片实时实现G.729A语音编解码算法,结果表明,得到了预期的8Kb/s的低码速率、较低的算法时延和极高的语音音质.
-
-
何健伟;
吕江涛;
陆俊清;
刘千
- 《洛阳惯性技术学会2013年学术年会》
| 2013年
-
摘要:
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA器件开发的情况,讨论了使用Verilog HDL进行FPGA软件顶层设计方法,通过介绍设计过程中应该注意的关键点和技巧,给出了Verilog HDL进行顶层设计的原则.现在FPGA芯片的更新换代速度越来越快,芯片的集成规模也越来越大,数字系统设计更是越来越复杂。在这样的背景下,HDL的顶层设计也越来越复杂,一个大型的FPGA软件常常需要多人的协同参与,所以对顶层设计进行深人研究,将大大提高开发速度、优化FPGA软件代码,这也是FPGA软件开发的重要研究方向之一。
-
-
何健伟;
吕江涛;
陆俊清;
刘千
- 《洛阳惯性技术学会2013年学术年会》
| 2013年
-
摘要:
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA器件开发的情况,讨论了使用Verilog HDL进行FPGA软件顶层设计方法,通过介绍设计过程中应该注意的关键点和技巧,给出了Verilog HDL进行顶层设计的原则.现在FPGA芯片的更新换代速度越来越快,芯片的集成规模也越来越大,数字系统设计更是越来越复杂。在这样的背景下,HDL的顶层设计也越来越复杂,一个大型的FPGA软件常常需要多人的协同参与,所以对顶层设计进行深人研究,将大大提高开发速度、优化FPGA软件代码,这也是FPGA软件开发的重要研究方向之一。
-
-
何健伟;
吕江涛;
陆俊清;
刘千
- 《洛阳惯性技术学会2013年学术年会》
| 2013年
-
摘要:
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA器件开发的情况,讨论了使用Verilog HDL进行FPGA软件顶层设计方法,通过介绍设计过程中应该注意的关键点和技巧,给出了Verilog HDL进行顶层设计的原则.现在FPGA芯片的更新换代速度越来越快,芯片的集成规模也越来越大,数字系统设计更是越来越复杂。在这样的背景下,HDL的顶层设计也越来越复杂,一个大型的FPGA软件常常需要多人的协同参与,所以对顶层设计进行深人研究,将大大提高开发速度、优化FPGA软件代码,这也是FPGA软件开发的重要研究方向之一。
-
-
何健伟;
吕江涛;
陆俊清;
刘千
- 《洛阳惯性技术学会2013年学术年会》
| 2013年
-
摘要:
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA器件开发的情况,讨论了使用Verilog HDL进行FPGA软件顶层设计方法,通过介绍设计过程中应该注意的关键点和技巧,给出了Verilog HDL进行顶层设计的原则.现在FPGA芯片的更新换代速度越来越快,芯片的集成规模也越来越大,数字系统设计更是越来越复杂。在这样的背景下,HDL的顶层设计也越来越复杂,一个大型的FPGA软件常常需要多人的协同参与,所以对顶层设计进行深人研究,将大大提高开发速度、优化FPGA软件代码,这也是FPGA软件开发的重要研究方向之一。